; ; FILE EYMLS.DAT ; ELECTRICAL DEFINITION OF PINS ; 74LS00 ; QUAD 2-INPUT NAND GATE 1,1 1,1 2,20 1,1 1,1 2,20 4,0 2,20 1,1 1,1 2,20 1,1 1,1 3,0 74LS01 ; QUAD 2-INPUT NAND WITH OPEN-COLLECTOR OUTPUTS 7,20 1,1 1,1 7,20 1,1 1,1 4,0 1,1 1,1 7,20 1,1 1,1 7,20 3,0 74LS02 ; QUAD 2-INPUT NOR GATE 2,20 1,1 1,1 2,20 1,1 1,1 4,0 1,1 1,1 2,20 1,1 1,1 2,20 3,0 74LS03 ; QUAD 2-INPUT NAND GATE WITH OPEN-COLLECTOR OUTPUTS 1,1 1,1 7,20 1,1 1,1 7,20 4,0 7,20 1,1 1,1 7,20 1,1 1,1 3,0 74LS04 ; HEX INVERTER 1,1 2,20 1,1 2,20 1,1 2,20 4,0 2,20 1,1 2,20 1,1 2,20 1,1 3,0 74LS05 ; HEX INVERTER WITH OPEN-COLLECTOR OUTPUTS 1,1 7,20 1,1 7,20 1,1 7,20 4,0 7,20 1,1 7,20 1,1 7,20 1,1 3,0 SN7406 ; HEX INVERTER BUFFER/DRIVER WITH OPEN-COLLECTOR HIGH-VOLTAGE OUTPUTS 1,4 7,100 1,4 7,100 1,4 7,100 4,0 7,100 1,4 7,100 1,4 7,100 1,4 3,0 SN7407 ; HEX BUFFER/DRIVER WITH OPEN-COLLECTOR HIGH-VOLTAGE OUTPUTS 1,4 7,100 1,4 7,100 1,4 7,100 4,0 7,100 1,4 7,100 1,4 7,100 1,4 3,0 74LS08 ; QUAD 2-INPUT AND GATE 1,1 1,1 2,20 1,1 1,1 2,20 4,0 2,20 1,1 1,1 2,20 1,1 1,1 3,0 74LS09 ; QUAD 2-INPUT AND GATE WITH OPEN-COLLECTOR OUTPUTS 1,1 1,1 7,20 1,1 1,1 7,20 4,0 7,20 1,1 1,1 7,20 1,1 1,1 3,0 74LS10 ; TRIPLE 3-INPUT NAND GATE 1,1 1,1 1,1 1,1 1,1 2,20 4,0 2,20 1,1 1,1 1,1 2,20 1,1 3,0 74LS11 ; TRIPLE 3-INPUT AND GATE 1,1 1,1 1,1 1,1 1,1 2,20 4,0 2,20 1,1 1,1 1,1 2,20 1,1 3,0 74LS12 ; TRIPLE 3-INPUT NAND GATE WITH OPEN-COLLECTOR OUTPUTS 1,1 1,1 1,1 1,1 1,1 7,20 4,0 7,20 1,1 1,1 1,1 7,20 1,1 3,0 74LS13 ; DUAL 4-INPUT NAND SCHMIDT TRIGGERS 1,1 1,1 0,0 1,1 1,1 2,20 4,0 2,20 1,1 1,1 0,0 1,1 1,1 3,0 74LS14 ; HEX SCHMIDT TRIGGER INVERTERS 1,1 2,20 1,1 2,20 1,1 2,20 4,0 2,20 1,1 2,20 1,1 2,20 1,1 3,0 74LS15 ; TRIPLE 3-INPUT AND GATE WITH OPEN-COLLECTOR OUTPUTS 1,1 1,1 1,1 1,1 1,1 7,20 4,0 7,20 1,1 1,1 1,1 7,20 1,1 3,0 SN7416 ; HEX INVERTER BUFFER/DRIVERS WITH OPEN-COLLECTOR HIGH VOLTAGE OUTPUTS 1,4 7,100 1,4 7,100 1,4 7,100 4,0 7,100 1,4 7,100 1,4 7,100 1,4 3,0 SN7417 ; HEX BUFFER/DRIVERS WITH OPEN-COLLECTOR HIGH VOLTAGE OUTPUTS 1,4 7,100 1,4 7,100 1,4 7,100 4,0 7,100 1,4 7,100 1,4 7,100 1,4 3,0 74LS20 ; DUAL 4-INPUT NAND GATE 1,1 1,1 0,0 1,1 1,1 2,20 4,0 2,20 1,1 1,1 0,0 1,1 1,1 3,0 74LS21 ; DUAL 4-INPUT AND GATE 1,1 1,1 0,0 1,1 1,1 2,20 4,0 2,20 1,1 1,1 0,0 1,1 1,1 3,0 74LS22 ; DUAL 4-INPUT NAND GATE WITH OPEN-COLLECTOR OUTPUTS 1,1 1,1 0,0 1,1 1,1 7,20 4,0 7,20 1,1 1,1 0,0 1,1 1,1 3,0 74LS27 ; TRIPLE 3-INPUT NOR GATE 1,1 1,1 1,1 1,1 1,1 2,20 4,0 2,20 1,1 1,1 1,1 2,20 1,1 3,0 74LS28 ; QUAD 2-INPUT NOR BUFFER 2,60 1,1 1,1 2,60 1,1 1,1 4,0 1,1 1,1 2,60 1,1 1,1 2,60 3,0 74LS30 ; 8-INPUT NAND GATE 1,1 1,1 1,1 1,1 1,1 1,1 4,0 2,20 0,0 0,0 1,1 1,1 0,0 3,0 74LS32 ; QUAD 2-INPUT OR GATE 1,1 1,1 2,20 1,1 1,1 2,20 4,0 2,20 1,1 1,1 2,20 1,1 1,1 3,0 74LS37 ; QUAD 2-INPUT NAND BUFFERS 1,1 1,1 2,60 1,1 1,1 2,60 4,0 2,60 1,1 1,1 2,60 1,1 1,1 3,0 74LS40 ; DUAL 4-INPUT NAND BUFFERS 1,1 1,1 0,0 1,1 1,1 2,60 4,0 2,60 1,1 1,1 0,0 1,1 1,1 3,0 74LS42 ; BCD-TO-DECIMAL DECODER 2,20 2,20 2,20 2,20 2,20 2,20 2,20 4,0 2,20 2,20 2,20 1,1 1,1 1,1 1,1 3,0 74LS51 ; 2-WIDE 3-INPUT, 2-WIDE 2-INPUT AND-OR-INVERT GATE 1,1 1,1 1,1 1,1 1,1 2,20 4,0 2,20 1,1 1,1 1,1 1,1 1,1 3,0 74LS54 ; 4-WIDE AND-OR-INVERT GATE 1,1 1,1 1,1 1,1 1,1 1,1 2,20 4,0 0,0 1,1 1,1 1,1 1,1 1,1 1,1 3,0 74LS55 ; 2-WIDE 4-INPUT AND-OR-INVERT GATE 1,1 1,1 1,1 1,1 0,0 0,0 4,0 2,20 0,0 1,1 1,1 1,1 1,1 3,0 74LS74 ; DUAL D-TYPE EDGE-TRIGGERED FLIP-FLOP WITH PRESET AND CLEAR 1,2 1,1 1,1 1,2 2,20 2,20 4,0 2,20 2,20 1,2 1,1 1,1 1,2 3,0 74LS85 ; 4-BIT MAGNITUDE COMPARATOR 1,3 1,1 1,3 1,1 2,20 2,20 2,20 4,0 1,3 1,3 1,3 1,3 1,3 1,3 1,3 3,0 75LS86 ; QUAD 2-INPUT EXCLUSIVE OR GATE 1,2 1,2 2,20 1,2 1,2 2,20 4,0 2,20 1,2 1,2 2,20 1,2 1,2 3,0 74LS96 ; 5-BIT SHIFT REGISTER 1,1 1,1 1,1 1,1 3,0 1,1 1,1 1,5 1,1 2,20 2,20 4,0 2,20 2,20 2,20 1,1 74LS107 ; DUAL J-K FLIP-FLOP WITH CLEAR 1,1 2,20 2,20 1,1 2,20 2,20 4,0 1,1 1,2 1,2 1,1 1,2 1,2 3,0 74LS112 ; DUAL J-K EDGE-TRIGGERED FLIP-FLOP WITH PRESET AND CLEAR 1,2 1,1 1,1 12 2,20 2,20 2,20 4,0 2,20 1,2 1,1 1,1 1,2 1,2 1,2 3,0 74LS122 ; RETRIGGERABLE MONOSTABLE MULTIVIBRATOR WITH CLEAR 1,1 1,1 1,1 1,1 1,1 2,20 4,0 4,0 18,0 0,0 18,0 0,0 18,0 3,0 74LS123 ; DUAL RETRIGGERABLE MONOSTABLE MULTIVIBRATOR WITH CLEAR 1,1 1,1 1,1 2,20 2,20 18,0 18,0 4,0 1,1 1,1 1,1 2,20 2,20 18,0 18,0 3,0 74LS132 ; QUAD 2-INPUT NAND SCHMIDT TRIGGERS 1,1 1,1 2,20 1,1 1,1 2,20 4,0 2,20 1,1 1,1 2,20 1,1 1,1 3,0 74LS138 ; 3- TO 8-LINE DECODER/MULTIPLEXER 1,1 1,1 1,1 1,1 1,1 1,1 2,20 4,0 2,20 2,20 2,20 2,20 2,20 2,20 2,20 3,0 74LS139 ; DUAL 2- TO 4-LINE DECODER/MULTIPLEXER 1,1 1,1 1,1 2,20 2,20 2,20 2,20 4,0 2,20 2,20 2,20 2,20 1,1 1,1 1,1 3,0 SN74150 ; 16-LINE TO 1-LINE DATA SELECTOR 1,4 1,4 1,4 1,4 1,4 1,4 1,4 1,4 1,4 2,40 1,4 4,0 1,4 1,4 1,4 1,4 1,4 1,4 1,4 1,4 1,4 1,4 1,4 3,0 74LS151 ; 8-LINE TO 1-LINE SELECTOR/MULTIPLEXER 1,1 1,1 1,1 1,1 2,20 2,20 1,1 4,0 1,1 1,1 1,1 1,1 1,1 1,1 1,1 3,0 74LS153 ; DUAL 4-LINE TO 1-LINE DATA SELECTOR/MULTIPLEXER 1,1 1,1 1,1 1,1 1,1 1,1 2,20 4,0 2,20 1,1 1,1 1,1 1,1 1,1 1,1 3,0 SN74154 ; 4-LINE TO 16-LINE DECODER/DEMULTIPLEXER 2,40 2,40 2,40 2,40 2,40 2,40 2,40 2,40 2,40 2,40 2,40 4,0 2,40 2,40 2,40 2,40 2,40 1,4 1,4 1,4 1,4 1,4 1,4 3,0 74LS155 ; DUAL 2-LINE TO 4-LINE DECODER/DEMULTIPLEXER 1,1 1,1 1,1 2,20 2,20 2,20 2,20 4,0 2,20 2,20 2,20 2,20 1,1 1,1 1,1 3,0 74LS157 ; QUAD 2-LINE TO 1-LINE DATA SELECTOR/MULTIPLEXER 1,2 1,1 1,1 2,20 1,1 1,1 2,20 4,0 2,20 1,1 1,1 2,20 1,1 1,1 1,2 3,0 74LS158 ; QUAD 2-LINE TO 1-LINE DATA SELECTOR/MULTIPLEXER 1,2 1,1 1,1 2,20 1,1 1,1 2,20 4,0 2,20 1,1 1,1 2,20 1,1 1,1 1,2 3,0 74LS160 ; SYNCHRONOUS DECADE COUNTER WITH ASYNCHRONOUS CLEAR 1,1 1,2 1,1 1,1 1,1 1,1 1,1 4,0 1,2 1,2 2,20 2,20 2,20 2,20 2,20 3,0 74LS161 ; SYNCHRONOUS 4-BIT BINARY COUNTER WITH ASYNCHRONOUS CLEAR 1,1 1,2 1,1 1,1 1,1 1,1 1,1 4,0 1,2 1,2 2,20 2,20 2,20 2,20 2,20 3,0 74LS162 ; SYNCHRONOUS DECADE COUNTER WITH SYNCHRONOUS CLEAR 1,2 1,2 1,1 1,1 1,1 1,1 1,1 4,0 1,2 1,2 2,20 2,20 2,20 2,20 2,20 3,0 74LS163 ; SYNCHRONOUS 4-BIT BINARY COUNTER WITH SYNCHRONOUS CLEAR 1,2 1,2 1,1 1,1 1,1 1,1 1,1 4,0 1,2 1,2 2,20 2,20 2,20 2,20 2,20 3,0 74LS164 ; 8-BIT PARALLEL-OUTPUT SERIAL SHIFT REGISTER 1,1 1,1 2,20 2,20 2,20 2,20 4,0 1,1 1,1 2,20 2,20 2,20 2,20 3,0 74LS166 ; 8-BIT PARALLEL-INPUT SERIAL SHIFT REGISTER 1,1 1,1 1,1 1,1 1,1 1,1 1,1 4,0 1,1 1,1 1,1 1,1 2,20 1,1 1,1 3,0 74LS168 ; SYNCHRONOUS DECADE UP/DOWN COUNTER 1,1 1,1 1,1 1,1 1,1 1,1 1,1 4,0 1,2 1,1 2,20 2,20 2,20 2,20 2,20 3,0 74LS169 ; SYNCHRONOUS 4-BIT BINARY UP/DOWN COUNTER 1,1 1,1 1,1 1,1 1,1 1,1 1,1 4,0 1,2 1,1 2,20 2,20 2,20 2,20 2,20 3,0 74LS174 ; HEX D-TYPE FLIP-FLOPS 1,1 2,20 1,1 1,1 2,20 1,1 2,20 4,0 1,1 2,20 1,1 2,20 1,1 1,1 2,20 3,0 74LS175 ; QUAD D-TYPE FLIP-FLOPS 1,1 2,20 2,20 1,1 1,1 2,20 2,20 4,0 1,1 2,20 2,20 1,1 1,1 2,20 2,20 3,0 74LS192 ; SYNCHRONOUS DECADE UP/DOWN COUNTER (DUAL CLOCK WITH CLEAR) 1,1 2,20 2,20 1,1 1,1 2,20 2,20 4,0 1,1 1,1 1,1 2,20 2,20 1,1 1,1 3,0 74LS193 ; SYNCHRONOUS 4-BIT BINARY UP/DOWN COUNTER (DUAL CLOCK WITH CLEAR) 1,1 2,20 2,20 1,1 1,1 2,20 2,20 4,0 1,1 1,1 1,1 2,20 2,20 1,1 1,1 3,0 74LS194 ; 4-BIT BIDIRECTIONAL UNIVERSAL SHIFT REGISTER 1,1 1,1 1,1 1,1 1,1 1,1 1,1 4,0 1,1 1,1 1,1 2,20 2,20 2,20 2,20 3,0 74LS196 ; PRESETTABLE DECADE COUNTER/LATCH 1,1 2,20 1,1 1,1 2,20 1,7 4,0 1,6 2,20 1,1 1,1 2,20 1,2 3,0 74LS197 ; PRESETTABLE BINARY COUNTER/LATCH 1,1 2,20 1,1 1,1 2,20 1,4 4,0 1,6 2,20 1,1 1,1 2,20 1,2 3,0 74LS221 ; DUAL MONSTABLE MULTIVIBRATORS WITH SCHMIDT TRIGGER INPUTS 1,1 1,2 1,2 2,20 2,20 18,0 18,0 4,0 1,1 1,2 1,2 2,20 2,20 18,0 18,0 3,0 74LS273 ; OCTAL D-TYPE FLIP-FLOP WITH CLEAR 1,1 2,20 1,1 1,1 2,20 2,20 1,1 1,1 2,20 4,0 1,1 2,20 1,1 1,1 2,20 2,20 1,1 1,1 2,20 3,0 74LS279 ; QUAD S-R LATCHES 1,1 1,1 1,1 2,20 1,1 1,1 2,20 4,0 2,20 1,1 1,1 1,1 2,20 1,1 1,1 3,0 74LS283 ; 4-BIT BINARY FULL ADDERS WITH FAST CARRY 2,20 1,2 1,2 2,20 1,2 1,2 1,1 4,0 2,20 2,20 1,2 1,2 2,20 1,2 1,2 3,0 74LS290 ; DECADE RIPPLE COUNTER 1,1 0,0 1,1 2,20 2,20 0,0 4,0 2,20 2,20 1,6 1,8 1,1 1,1 3,0 74LS293 ; 4-BIT BINARY RIPPLE COUNTER 0,0 0,0 0,0 2,20 2,20 0,0 4,0 2,20 2,20 1,6 1,4 1,1 1,1 3,0 74LS395 ; 4-BIT CASCADABLE SHIFT REGISTERS WITH 3-STATE OUTPUTS 1,1 1,1 1,1 1,1 1,1 1,1 1,1 4,0 1,1 1,1 2,20 8,60 8,60 8,60 8,60 3,0 ULN2003A ; DARLINGTON TRANSISTOR ARRAY 1,3 1,3 1,3 1,3 1,3 1,3 1,3 4,0 3,0 7,100 7,100 7,100 7,100 7,100 7,100 7,100 PULL16 ; 16-PIN RESISTOR NETWORK. 15 RESISTORS WITH A COMMON PULL-UP POINT 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 9,0 3,0 MC1488 ; QUAD RS-232C LINE DRIVER 13,0 1,4 11,2 1,4 1,4 11,2 4,0 11,2 1,4 1,4 11,2 1,4 1,4 12,0 MC1489A ; QUAD RS-232C LINE RECEIVER 10,1 18,0 2,50 10,1 18,0 2,50 4,0 2,50 18,0 10,1 2,50 18,0 10,1 3,0 COM6402 ; UNIVERSAL ASYNCHRONOUS RECEIVER/TRANSMITTER (UART) 3,0 0,0 4,0 1,0 8,4 8,4 8,4 8,4 8,4 8,4 8,4 8,4 8,4 8,4 8,4 1,0 1,0 1,0 8,4 1,0 1,0 8,4 1,0 2,4 2,4 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 1,0 COM8046 ; BAUD RATE GENERATOR 18,0 18,0 3,0 2,2 4,0 2,4 1,0 1,0 0,0 2,4 1,0 1,0 1,0 1,0 1,0 2,8 UD512D50 ; DC TO DC CONVERTER 3,0 13,0 4,0 0,0 0,0 0,0 0,0 0,0 0,0 4,0 12,0 4,0 4,0 12,0 4,0 0,0 0,0 0,0 0,0 0,0 0,0 4,0 13,0 3,0 SWPAK8 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 17,0 MC14490 1,1 2,1 1,1 2,1 1,1 2,1 18,0 4,0 18,0 1,1 2,1 1,1 2,1 1,1 2,1 3,0